(单选题){ A:15 B:14 C:13 D:12 (单选题){ A:{ B:{ C:{ D:{ (单选题){ A:{ B:{ C:{ D:{ (单选题){ A: B: C: D: (单选题){ A:4 B:5 C:6 D:7 (单选题){ A:4 B:5 C:6 D:7 (单选题){ A: B: C: D: (单选题){ A:{ B:{ C:{ D:{ (单选题){ A:{ B:{ C:{ D:{ (单选题){ A:0,2,3,5,6 B:4,6,7 C:4,5,6 D:0,1,2,3,5 (单选题)设计10进制计数器,至少需要( )级触发器。 A:10 B:4 C:5 D:2 (单选题)异或门输出通过一个灯泡接地,两个输入端一端接标准信号,另一端接待检测信号。如果灯泡亮,说明( )。 A:标准信号与接待检测信号相同 B:标准信号与接待检测信号不同 C:异或门损坏 D:异或门输入恒为高电平 (单选题){ A:4 B:5 C:6 D:7 (单选题){ A:4 B:5 C:6 D:7 (单选题){ A:0,2,4,5,6,7,13 B:0,1,2,5,6,7,13 C:0,2,4,5,6,9,13 D:2,4,5,6,7,11,13 (单选题)二进制数11001.1对应的八进制数是( )。 A:62.1 B:62.4 C:31.4 D:31.1 (单选题){ A:15 B:9 C:8 D:7 (单选题){ A:{ B:{ C:{ D:{ (单选题)十进制数27.5对应的二进制数是( )。 A:11010.1 B:11011.1 C:10011.01 D:11001.01 (单选题) A: B:1 C:0 D: (单选题){ A:10 B:11 C:12 D:13 (单选题){ A:{ B:{ C:{ D:{ (单选题) A:{ B:{ C:{ D:{ (单选题) A:AB B:1 C:0 D:
(单选题)四个变量的卡诺图中,逻辑上不相邻的一组最小项为( )。 A: B: C: D: (多选题)TTL或非门多余不用的输入端应该( )。 A:接地 B:接电源 C:与有用的输入端连接在一起 D:什么也不接 (多选题)能够实现“线与”逻辑的逻辑门电路有( )。 A:三态门 B:CMOS反向器 C:TTL与非门 D:集电极开路门 (多选题)下图所示的触发器中,不能实现功能的选项是( )。 A:{ B:{ C:{ D:{ (多选题)主从JK触发器的初始状态为0,在时钟脉冲CP的下降沿触发器的状态变为1,能够实现这种转换的JK取值可能为( )。 A:CP=1期间,JK=10 B:CP=1期间,JK=01 C:CP=1期间,JK=11 D:CP=1期间,JK从01变为11 (多选题)以下错误的表达式是( )。 A:A+A=2A B:A+A'=1 C:A - A=0 D:A+B+1=1 E:A+B+0=0 (判断题)十进制数的整数部分转换成二进制数是用除2取余法,最先得到的余数是二进制数的最低位。 N: Y: (判断题) N: Y: (判断题)正边沿触发器只在时钟脉冲的上升沿采样输入控制信号并依据采样值进行状态转换。 N: Y: (判断题)数字电路实质上还是模拟电路。 N: Y: (判断题)对于三个变量来说,M2的反演式为m2。 N: Y: (判断题)全加运算是不考虑低位进位的加法运算。 N: Y: (判断题)A、B、C均为逻辑变量,如果AB=AC,则可推出B=C。 N: Y: (判断题)组合逻辑电路是指电路在任何时刻建立的稳定的输出仅仅取决于电路在该时刻输入的取值组合。 N: Y: (判断题)若F=AB+C,F的对偶式为FD=A+BC。 N: Y: (判断题)余三码减0011就得8421BCD码。 N: Y: (判断题)对于三个变量来说,M2的对偶式为m5。 N: Y: (判断题)只读存储器是易失性器件。 N: Y: (判断题)存储容量为的随机存储器可以寻址8000个字线。 N: Y: (判断题)对于SR触发器,当SR=01时,触发器置1;当SR=10时,触发器置0。 N: Y: (判断题) N: Y: (判断题)对于三个变量来说,使最小项m3取值为零的可能有7种。 N: Y: (判断题)一个逻辑函数只有两种取值可能:0或者1。 N: Y: (判断题)异或门可以有三个输入端。 N: Y: (判断题)在8421BCD码中,用1010表示十进制数的10。 N: Y: (判断题)时序逻辑电路是由组合逻辑电路和存储电路构成的。 N: Y: (责任编辑:admin) |