(单选题)1: 下列说法正确的是( )。 A: 半导体RAM信息可读可写,且断电后仍能保持记忆 B: 半导体RAM属易失性存储器,而静态RAM的存储信息是不易失的 C: 静态RAM、动态RAM都属易失性存储器,前者在电源不掉时,不易失 D: 静态RAM不用刷新,且集成度比动态RAM高,所以计算机系统上常使用它 (单选题)2: 按操作的节拍分类,输入输出接口可分为下列两类( )。 A: 并行接口和串行接口 B: 同步接口和异步接口 C: 程序中断输入输出接口和直接存储器存取接口 D: 程序控制的输入接口和程序中断输入输出接口 (单选题)3: 若与非门输入为A和B,只有当A、B分别为( )时,输出Y=0。 A: 0,0 B: 0,1 C: 1,0 D: 1,1 (单选题)4: CPU不能直接访问的是( )。 A: RAM B: ROM C: 内存 D: 外存 (单选题)5: 在定点运算器中,无论采用变形补码(双符号位)法,还是单符号法,都必须有(),它一般用异或门来实现。 A: 溢出判断电路 B: 译码电路 C: 编码电路 D: 移位电路 (单选题)6: 电源故障中断属于( ) A: 不可屏蔽中断 B: 控制台中断 C: I/O设备中断 D: 可屏蔽中断 (单选题)7: 中断与调用指令的主要区别在于中断是( )。 A: 程序安排的 B: 随机的 C: 程序请求的 D: 执行输入 / 输出指令 (单选题)8: 在8421码表示的二—十进制数中,代码1001表示( ) A: 3 B: 6 C: 9 D: 1 (单选题)9: 下面关于Cache的叙述,错误的是( ) A: 高速缓冲存储器简称Cache B: Cache处于主存与CPU之间 C: 程序访问的局部性为Cache的引入提供了理论依据 D: Cache的速度远比CPU的速度慢 (单选题)10: 前在各类Pentium机上广泛使用的PCI总线,其最高速度可达到每秒( ) A: 16MB B: 32MB C: 132/264MB D: 320MB (单选题)11: 在2进制浮点数中,为保持真值不变,小数点向右移2位,阶码要( )。 A: 加1 B: 减1 C: 加2 D: 减2 (单选题)12: 下列逻辑部件中,( )不包括在运算器内。 A: 累加器 B: 状态条件寄存器 C: 指令寄存器 D: ALU (单选题)13: 在指令“ADD@R,Ad”中,源操作数在前,目的操作数在后,该指令执行的操作是( )。 A: ((R))+(Ad)-->(Ad) B: ((R))+((Ad))-->Ad C: (R)+((Ad))-->(Ad) D: ((R))+(Ad)-->Ad (单选题)14: 以下的( )不能支持数值处理。 A: 算术运算类指令 B: 移位操作类指令 C: 字符串处理类指令 D: 输入输出类指令第二部分非选择题 (单选题)15: 一节拍脉冲维持的时间长短是( ) A: 指令周期 B: 机器周期 C: 时钟周期 D: 以上都不对 (单选题)16: 一条机器指令的功能一般对应于( )。 A: 一段微程序 B: 一条微指令 C: 一条微命令 D: 一个微操作 (单选题)17: EPROM是指( ) 。 A: 随机读写存储器 B: 只读存储器 C: 可编程只读存储器 D: 紫外光可擦除可编程只读存储器 (单选题)18: 若“与非”门输入为A和B,只有当A、B分别为( )时,输出Y=0。 A: 0,0 B: 0,1 C: 1,0 D: 1,1 (单选题)19: 二级存储体系是由( )有机地组成一整体。 A: Cache 与寄存器组 B: Cache 与辅存 C: 主存与辅存 D: Cache 与外存 (单选题)20: 在关中断状态,不可响应的中断是( ) A: 硬件中断 B: 软件中断 C: 可屏蔽中断 D: 不可屏蔽中断 (单选题)21: 依统计规律,若一个文件用英文ASCII码存放需要1000Byte,则用汉字内码存放时所占字节数是( ) A: 541 Byte B: 1000 Byte C: 1850 Byte D: 无法估计 (单选题)22: 微程序控制器中,机器指令与微指令的关系是( ) A: 每条机器指令由一段用微指令编成的微程序来解释执行 B: 一条微指令由若干条机器指令组成 C: 每条机器指令由一条微指令来执行 D: 一段机器指令组成的程序可由一条微指令来执行 (单选题)23: 堆栈是一种( )存储器。 A: 顺序 B: 先进后出 C: 只读 D: 先进先出 (单选题)24: 在I/O系统中,不设置输入输出指令就可实现对外围设备的数据传送操作,是因为其采用了( ) A: 隐式编址方式 B: 单独编址方式 C: 与内存统一编址方式 D: 与通用寄存器一起编址方式 (单选题)25: 在2进制浮点数中,为保持真值不变,小数点向右移2位,阶码要( ) A: 加1 B: 减1 C: 加2 D: 减2 (单选题)26: 代码10101逻辑右移一位后得( )。 A: 10010 B: 10011 C: 01011 D: 01010 (单选题)27: 外围设备的编址方式有( )。 A: 统一编址和独立编址 B: 直接编址和间接编址 C: 程序编址和硬件编址 D: 可编址和不可编址 (单选题)28: 一条机器指令的功能一般对应于( ) A: 一段微程序 B: 一条微指令 C: 一条微命令 D: 一个微操作 (单选题)29: 下列逻辑部件中,( )不包括在运算器内。 A: 累加器 B: 状态条件寄存器 C: 指令寄存器 D: ALU (单选题)30: 某数在计算机中用 8421BCD 码表示为 0011 1001 1000 ,其真值为( )。 A: 398 B: 398H C: 1630Q D: 1110011000B (多选题)31: 下列叙述中( )是正确的。 A: 采用微程序控制器的处理器称为微处理器; B: 在微指令编码中,编码效率最低的是直接编码方式; C: 在各种微地址形成方式中,增量计数器法需要的顺序控制字段较短; D: 以上都是错的。 (多选题)32: 水平型微指令的特点不包括( )。 A: 一次可以完成多个操作; B: 微指令的操作控制字段不进行编码; C: 微指令的格式简短; D: 微指令的格式较长。 (多选题)33: I/O和CPU之间不论是采用串行传送还是并行传送,它们之间的联络方式(定时方式)可分为 ( )三种。 A: 立即响应 B: 异步定时 C: 同步定时 D: 异步响应 (多选题)34: 下述( )种情况不会提出中断请求。 A: 产生存储周期“窃取”; B: 在键盘输入过程中,每按一次键; C: 两数相加结果为零; D: 结果溢出。 (多选题)35: 若采用硬件向量法形成中断服务程序的入口地址,则CPU在中断周期需完成( )。 A: 保护程序断点 B: 硬件关中断 C: 向量地址送至 PC D: PC+1 (多选题)36: 当前的CPU由( )组成。 A: 控制器 B: cache C: 运算器 D: 主存 (多选题)37: 以下有关运算器的描述,( )是不正确的。 A: 只做加法运算 B: 只做算术运算 C: 算术运算与逻辑运算 D: 只做逻辑运算 (多选题)38: 虚拟存储器分为( ). A: 页式 B: 段式 C: 段页式 D: 块式 (多选题)39: 微指令格式可分为( )。 A: 垂直 B: 定长 C: 不定长 D: 水平 (多选题)40: I/O与主机交换信息的方式中,中断方式的特点是( )。 A: CPU与设备串行工作; B: CPU与设备并行工作; C: 传送与主程序串行工作; D: 传送与主程序并行工作。 (判断题)41: 对一个段进行访问,必须将这个段的描述符装入到段寄存器中 A: 错误 B: 正确 (判断题)42: 运算器是存储信息的部件,是寄存器的一种 A: 错误 B: 正确 (判断题)43: Pentium数据寄存器可以存放8、16、32位二进制数据。 A: 错误 B: 正确 (判断题)44: 通常,微处理机的控制部件是由程序计数器、指令寄存器、指令译码器、时序部件等组成 A: 错误 B: 正确 (判断题)45: 异常是指微处理机检测到的异常情况,异常又进一步地划分为故障,自陷和异常终止三种 A: 错误 B: 正确 (判断题)46: Pentium微处理机配备有5个32位的控制寄存器:CR0、CR1、CR2、CR3、CR4。保存着跟任务有关的适合于所有任务的机器状态 A: 错误 B: 正确 (判断题)47: Cache的命中率是指命中Cache的次数与访问Cache的次数之比 A: 错误 B: 正确 (判断题)48: 在全局描述符表 GDT(Global Descriptor Table)中存放供所有程序共用的段描述符 A: 错误 B: 正确 (判断题)49: 线性地址是同一标准的不分段的地址空间内的32位地 A: 错误 B: 正确 (判断题)50: Pentium在进行分页转换中,页目录项的高20位页框地址是与物理存储器中的物理页是相对应的 A: 错误 B: 正确 (责任编辑:admin) |